主题:利用基于Virtex-6和Spartan-6的
目标设计平台提高生产率和易用性 |
在线问答: |
[主持人:ChinaECNet] |
各位听众(网友),上午好!欢迎参加中电网在线座谈。今天,我们有幸邀请到Xilinx公司的专家就“利用基于Virtex-6和Spartan-6的目标设计平台提高生产率和易用性”举行在线座谈。在座谈中,您可就您关心的问题与Xilinx公司的专家在线进行直接、实时的对话交流。中电网衷心希望通过大家的共同努力,不仅能够增进各位听众(网友)对“利用基于Virtex-6和Spartan-6的目标设计平台提高生产率和易用性”的了解和掌握,而且能够为大家事业的发展带来裨益。 |
[2009-3-31 10:01:22] |
[问:chinawml] |
设计现在使用的是Spartan-3E芯片,是否可以不作修改转移到Spartan-6平台。如果要修改的话,会有哪些方面。请您就硬件和编程两方面设计加以说明,谢谢。 |
[答:Boris Qin] |
不需要做修改,因为我们的软件可以支持向后兼容。但你可以根据Spartan-6的结果做进一步的优化。 |
[2009-3-31 10:17:36] |
[问:hlxgoodgood] |
在设计电路时,我最担心是FPGA与DDR之间的连接设计,这里Xilinx提供了MIG软件来帮助设计,但是我还是觉得Xilinx在DDR设计方面的说道特别多,注意的东西也特别多,不知道在Spartan-6系列中,DDR(DDR2)的设计是否变得更简直容易? |
[答:Boris Qin] |
Spartan-6系列会变得更容易,因为Spartan-6有了硬核的memory控制器 |
[2009-3-31 10:20:51] |
[问:LaoChen] |
利用Virtex-6在降低功耗方面有那些比较切实可行的措施? |
[答:Boris Qin] |
首先我们的软件可以根据Virtex-6的结构做功耗的优化,软件里面综合和布局布线都有功耗优化选项,作为用户您还可以通过控制各个元件的Enable Rate等手段降低功耗,另外Virtex-6 -1L的器件可以支持0.9V的核电压,这也大大降低了动态功耗和静态功耗 |
[2009-3-31 10:30:05] |
[问:xixipost] |
Virtex-6和Spartan-6就提高生产率方面较其它平台有何优点? |
[答:Yijing Liu] |
新的ISE软件会对这两个平台优化,更加容易使用。另外配合IP,开发平台,参考设计,设计以及技术支持可以让客户产品上市时间大为缩短。 |
[2009-3-31 10:30:25] |
[问:eRen] |
spantan-6支持arm contex-m1软核吗? |
[答:Boris Qin] |
可以支持 |
[2009-3-31 10:31:10] |
[问:liguang169] |
Virtex-6 Family Product Table系列与Spartan-6 Family Product Table系列在应用上有哪些不同?如何来选型? |
[答:Xiaoming Liang] |
Virtex系列是高端FPGA,提供更高的系统性能和更大的逻辑容量,集成了很多硬件IP核。Spartan系列是为更低系统成本优化的,大量用于替代传统ASIC和传统定制逻辑器件,而且现在也集成了3.2Gbps高速串行口和硬件内存控制器。客户在选型的时候可以先看Spartan-6系列能否满足您的需求,如果要求的性能特别高就选Virtex-6. 对采用新产品持保守态度的客户现在还可以选择主流的Spartan-3和Virtex-5系列。 |
[2009-3-31 10:34:30] |
[问:zhengbh] |
请问在V6器件上部分功能的重构是如何实现的?与前面系列器件有什不同? |
[答:Boris Qin] |
我们提供bus macro可以将需要重构的逻辑和其他逻辑分开,每一部分逻辑都有自己的地址,因此可以实现部分重构,与前面的系列基本相同。 |
[2009-3-31 10:38:40] |
[问:Xilinxlynn] |
Spartan6器件的特点以及针对的市场是什么? |
[答:Boris Qin] |
采用可靠的低功耗45nm 9层金属布线双层氧化工艺,结构利用了可靠成熟的Virtex架构,高效双寄存器6输入LUT(查找表)逻辑,丰富的内建系统级模块包括DSP逻辑片,高性能集成存储器控制器支持DDR、DDR2、DDR3和移动 DDR存储器,高速收发器以及PCI Express 接口内核。专门针对成本和功率敏感的市场(如汽车娱乐、平板显示以及视频监控)。LX FPGAs – 针对需要绝对最低成本的应用而优化。LXT FPGAs为串行连接提供了业界最低风险和最低成本的解决方案。 |
[2009-3-31 10:40:05] |
[问:wdefu] |
Virtex-6 HXT FPGA作为优化的通信应用需要最高的串行连接能力,最大支持多大的带宽?有相关的参考涉及吗? |
[答:Yijing Liu] |
Virtex6 HXT器件最多包含64个GTH串行收发器,可提供高达11.2Gbps带宽。相关的参考设计请看赛灵思的网站。 |
[2009-3-31 10:40:20] |
[主持人:ChinaECNet] |
我们已经进入问答阶段如果听众想重温演讲或内容可以点击下面“回顾演示”重看演讲。 |
[2009-3-31 10:41:24] |
[问:liyanhua] |
如果想购买Virtex-6 LXT/SXT FPGAs的话,如何联系?山东有无代理商? |
[答:Boris Qin] |
山东有代理商,下面是联系方式:
青島
安富利电子元件部
中国青岛市福州南路16号
中港大厦1102室.
(邮编 266071)
电话: 86-532-8576-4118
传真: 86-532-8578-6467
Xilinx 產品專線: (86) 755-8357-8088
电邮: xilinx-easybuy@avnet.com
世健国际贸易(上海)有限公司
中国青岛市香港中路12号
丰合广场B座503室
(邮编 266071)
电话: 86-532-8502-6537 / 6539
传真: 86-532-8502-6543
电邮: Xilinx@excelpoint.com.hk
|
[2009-3-31 10:42:23] |
[问:Xilinxlynn] |
目标设计平台的好处? |
[答:Boris Qin] |
除了赛灵思FPGA器件之外,其它单元都由赛灵思和第三方网络联合提供,并有设计服务专家组成的强大生态系统作为后盾。 目标设计平台使软件和硬件设计人员能够充分利用开放标准、通用设计方法、开发工具和运行平台。 这样,设计人员就可以在应用基础设计方面节约大量时间,从而能够将更多时间投入到能够为最终应用带来差异化的功能开发之中。 |
[2009-3-31 10:44:05] |
[问:hlxgoodgood] |
你好,我以前使用Spartan3ADSP1800芯片。在设计时遇到的问题就是FPGA芯片引脚问题,在Xilinx的Fpga中,好多引脚都定义为输入引脚,这给设计带来很多不便,我想问问,在Spartan6和V6中,很多引脚的定义是不是还是被定义为只能作为输入使用? |
[答:Boris Qin] |
Spartan-6和Virtex-6没有这个限制。 |
[2009-3-31 10:44:10] |
[问:wdefu] |
Virtex-6 FPGA有支持下一代3GPP-LTE 和 LTE的相关技术参考吗? |
[答:Xiaoming Liang] |
Xilinx已经提供下一代3GPP-LTE 和 LTE的相关技术参考设计,现在已经在成熟的Virtex-5系列上实现了。后续会在Virtex-6系列上做进一步的优化。 |
[2009-3-31 10:45:19] |
[问:eRen] |
spantan-6在安全、防破解方面有那些措施?有硬核支持吗? |
[答:Yijing Liu] |
Spartan-6继承了Spartan-3上广受好评的Device DNA技术。在Spartan-6的某些型号上增加了和Virtex5上面的AES加密技术,在安全性上面更加增强。 |
[2009-3-31 10:46:25] |
[问:Xilinxlynn] |
为什么说Xilinx在性能上领先? |
[答:Boris Qin] |
内部逻辑快25%串行收发器带宽提高170%并行接口带宽提高33%时钟支持1GHzDSP提高200%整合DDR3@800MHz控制器 |
[2009-3-31 10:47:08] |
[问:h0uwenb0] |
各种编程器中是否使用的就是FPGA的芯片?芯片的各脚所能承受电平是多少?如果要直接输出12V-15V时,是否这个片子还要电平转换? |
[答:Xiaoming Liang] |
新一代FPGA的输出电平最高只有3.3V或2.5V,因此要直接输出12V-15V,必须使用外部电平转换器。 |
[2009-3-31 10:48:07] |
[问:Xilinxlynn] |
目标设计平台对用户有哪些帮助? |
[答:Boris Qin] |
赛灵思提供的目标设计平台提高了FPGA解决方案的灵活性,可用性并缩减了用户的开发周期 |
[2009-3-31 10:49:08] |
[问:lralra] |
请问可编程中程序的安全性和保密性如何?如果竞争对手拿到设备能否读出程序并破解? |
[答:Boris Qin] |
不会破解,因为逻辑设计不同于软件设计,无法做反向工程,就是你得到别人的下载文件,也无法推断出原始设计的网表或代码。目前只有一些科研机构在做这样的研究,但是他们还有很长的路要走。 |
[2009-3-31 10:49:26] |
[主持人:ChinaECNet] |
各位观众,现在用户提问很踊跃,专家正在逐一回答。请耐心等待您问题的答案,同一问题请不要多次提交。 |
[2009-3-31 10:51:49] |
[问:Xilinxlynn] |
GTP, GTX, GTH各自有什么特点? |
[答:Boris Qin] |
GTP 功耗最低,速度可达3.2GGTX 功耗较低,速度达6.5GGTH 功耗最大,速度可达10G |
[2009-3-31 10:52:08] |
[问:Xilinxlynn] |
Virtex-6和Spartan-6都有哪些家族?各自有什么特点 |
[答:Boris Qin] |
Spartan-6 LX – 低成本,逻辑资源丰富Spartan-6 LXT – 低成本,丰富的逻辑,高速的收发器Virtex-6 LXT – 高逻辑密度,高速串行收发器Virtex-6 HXT – 高逻辑密度,超高速串行收发器Virtex-6 SXT – 高逻辑密度,高速串行收发器,极其丰富的DSP模块 |
[2009-3-31 10:54:08] |
[问:xixipost] |
Spartan-3E芯片是否可以直接移植到Spartan6平台? |
[答:Yijing Liu] |
Spartan3E的设计可以移植到Spartan6平台。但是对于某些特殊的设计,比如设计中使用到了特殊的IP,为了能获得更好的性能,还是要再新的平台上面重新成生的。 |
[2009-3-31 10:54:45] |
[问:Xilinxlynn] |
Virtex-6和Spartan-6相比上一代产品有哪些优势? |
[答:Boris Qin] |
- 系统成本显著降低- 功耗大幅降低- 开发周期缩短- IO总带宽提高 |
[2009-3-31 10:56:08] |
[问:sduboy] |
请问Virtex-6 和 Spartan-6 FPGA通过哪些措施来降低功耗? |
[答:Boris Qin] |
硬件方面可以降低核电压,比如V6和S6的-1L器件的核电压分别只有0.9V和1.0V,核电压的减少,大大降低静态功耗,和动态功耗;还可以通过控制温度来降低静态功耗,温度的降低,将显著减少静态功耗。
软件方面,在综合和布局布线的时候都有功耗优化的选项;
设计方面,可以控制enable rate,就是在某个元件不工作的时候,可以让它disable。 |
[2009-3-31 10:56:25] |
[问:zdxd] |
请问Spartan-6支持局部动态可重构(DPR)功能吗? |
[答:Boris Qin] |
s6可以支持局部可重构,这是s6和前一代相比的一个新功能。 |
[2009-3-31 10:57:10] |
[问:fcdeng@fiberhome.com.cn] |
以前Spartan3的器件每个LC含2个4-lut和2个DFF,请问Spartan6的一个LC有几个6-LUT和DFF? |
[答:Yijing Liu] |
Spartan6的CLB结构类似Virtex5,每个SLICE包含2个LUT,每个LUT对应2个触发器。Spartan6种的触发器资源密度更大了。 |
[2009-3-31 10:58:35] |
[问:yang.an.zh@263.net] |
我们想做10Gbits/s速率是FEC(前向纠错编码)有没有比较好的解决方案,
10G串行---16路622Mbits/s------并行处理-----纠错编码----并串变换---约11Gbits/s线速率
谢谢! |
[答:Boris Qin] |
可以考虑Virtex-6的HXT系列,它的高速IO,就是GTH,每个通道可以达到11.2Gbps的速率。 |
[2009-3-31 11:00:27] |
[问:chujb] |
外部的ddr最大可以接多大位宽?
在你们的demo板上可以跑到多少?
Spartan-6上的MCP是硬的ip core还是逻辑生成的? |
[答:Xiaoming Liang] |
Virtex-6系列可以外接 多组144bit DDR/DDR2/DDR3内存(800Mbps/1066Mbps),Spartan-6系列可以连接多达4组16bit DDR/DDR2/DDR3内存,接DDR2/3时每一组的带宽可以高达12.8Gbps.
Spartan-6系列是硬件内存控制器。Virtex-6是软核。 |
[2009-3-31 11:01:07] |
[问:Xilinxlynn] |
Virtex6器件的特点以及针对的市场是什么? |
[答:Boris Qin] |
采用第三代Xilinx ASMBL? 架构的40nm制造工艺,高效双寄存器6输入LUT(查找表)逻辑,增强的DSP模块,丰富的IO,高速度互连,支持DDR3。比前一代产品功耗降低多达50%,成本降低多达20%。Virtex-6 LXT FPGA – 优化目标应用需要高性能逻辑、DSP以及基于低功耗GTX 6.5Gbps串行收发器的串行连接能力Virtex-6 SXT FPGA – 优化目标应用需要超高性能DSP以及基于低功耗GTX 6.5Gbps串行收发器的串行连接能力Virtex-6 HXT FPGA – 作为优化的通信应用需要最高的串行连接能力,多达64个GTH串行收发器可提供高达11.2Gbps带宽 |
[2009-3-31 11:03:08] |
[问:wdefu] |
Virtex-6 FPGA系列的IP库支持以什么方式提供,需要单独采购吗? |
[答:Xiaoming Liang] |
首先,所有硬件IP是免费的。Virtex-6 FPGA系列的IP库中的基础IP是免费提供的, 比较复杂的IP有一部分需要付费需要单独采购。 |
[2009-3-31 11:03:52] |
[问:jingzhou] |
1、Virtex 6在高速数传方面Rocket IO有什么新的技术?可支持的最大数据率是多是?
2、该系列的功耗较此前系列有何优势?
3、该系列FPGA的应用主要针对于哪个领域? |
[答:Boris Qin] |
1, Rocket IO在V6平台上有两种,一种是GTX,一种是GTH,前者最大速率是6.5G, 后者是11.2G
2,GTX功耗相对较低,每个通道大约150 mW左右,和配置相关
3,这个系列可以用在多种领域,包括无线,视频,信号处理,汽车电子等等。 |
[2009-3-31 11:04:18] |
[主持人:ChinaECNet] |
各位观众,在线问答进行的同时,您可以随时填写问卷调查,赛灵思公司将对您的回答进行回访。此外,凡完整填写问卷调查的观众均有机会获得由赛灵思提供的限量版POLO衫。 |
[2009-3-31 11:04:26] |
[问:iketty] |
FPGA做数字滤波运算的精度是否不如用DSP微处理器软件运算精度高?
FPGA是否只能做整数相乘,带小数的实数如何FPGA在内实现加乘运算?
FPGA内部生成的逻辑器件,其时序延迟是否是确定的,如何控制逻辑器件时序关系 ? |
[答:Xiaoming Liang] |
Virtex-6 中可以实现单精度和双精度的浮点处理单元软核。DSP硬件单元是定点的18x25处理。客户可以根据实际需要选择精度。 |
[2009-3-31 11:07:20] |
[问:leonqin] |
Spartan-6上的PCIE支持到什么程度啊,有硬IP吗? 集成了DMA控制器了吗 |
[答:Xiaoming Liang] |
Spartan-6上有PCIE x1硬核。DMA控制器是软的. |
[2009-3-31 11:08:05] |
[问:fcdeng@fiberhome.com.cn] |
我的工程需40Gbps的连接速率,请问Virtex6的多个GTH可否同时应用?功耗应注意哪些方面? |
[答:Boris Qin] |
可以同时应用,
功耗方面请用我们提供的XPE功耗估算表格来估计一下功耗,然后再做电源方案 |
[2009-3-31 11:08:06] |
[问:wuerzh_2001] |
在一些设计中,发现PLL和DLL数量不能满早要求,在Virtex-6芯片中有多少PLL,分频比多少位可设置?最大产生多高速率时钟? |
[答:Yijing Liu] |
在Virtex6芯片中去掉了DCM,全部是PLL,在结构上称为MMCM。最大有18个MMCM。可以支持1/8分辨率的分频,VCO 1.6G。 |
[2009-3-31 11:08:53] |
[问:Xilinxlynn] |
什么是赛灵思的目标设计平台?目标设计平台主要包括那些内容? |
[答:Boris Qin] |
作为全球可编程逻辑解决方案的领导厂商,赛灵思公司为用户提供以FPGA为核心的一整套解决方案,称为目标设计平台,其中包括基础平台,特定领域平台,特定市场平台。其中:基础平台包括:- FPGA 硬件- ISE Design Suite设计环境- 第三方综合、仿真和信号综合工具- 通用的参考设计,如存储器接口和配置设计- 用于运行参考设计的开发板- 众多应用广泛的IP,如GigE、Ethernet、存储器控制器以及PCIe领域专用平台包括:- 更高级设计方法学和工具- 领域专用的嵌入式、DSP和连接功能IP- 领域专用的开发硬件和子卡- 针对嵌入式处理、连接功能和DSP而优化的参考设计,操作系统(嵌入式处理所需的)和软件市场专用平台包括: 基础平台和领域专用平台、参考设计、以及用于运行参考设计电路板(或子板)。所有这些都针对特定的市场(如,车道偏离预警系统、视频数据分析以及显示处理等)而优化。 |
[2009-3-31 11:09:08] |
[问:joiny] |
使用Spartan6器件,画pcb应注意什么? |
[答:Xiaoming Liang] |
XILINX公开DEMO的全部设计文件,客户可以尽量参考。同时留意XILINX的PCB设计手册文档。 |
[2009-3-31 11:09:28] |
[问:carrie_hsieh] |
現在V6只支援2.5v I/O,但是現在還是很多3.3V component,是否有建議作法處理這類接口問題? |
[答:Boris Qin] |
这方面我们将会以文档的形式提供相应解决方案。 |
[2009-3-31 11:11:14] |
[问:cdwangxiuying] |
RapidIO接口是否支持在virtex-6平台上实现X1 |